如何减轻振铃?
使用的是UC2844~
5V输出的振铃比较大,如何减小?
用示波器测试的时候注意探头的夹子与地线尽量短,或者用弹簧探头测试。
这里如果是输出了的话,可以加个高频的103-104的小瓷片电容看看是否有效果。
你知道这个振铃谐波是怎样产生的吗,就是电感电容的谐振造成的,那么,减小电感也是减小了谐波的产生了,这个电容就是匝电容产生的,就是你一定是多层绕的把,应当是这样的,5伏电压这么低的漏电感也是比较大的,这样的谐振也会比较大的,所以,1,是减小漏电感,二是减小匝电容,驾驶证一层初级绕一排刚刚好,然后若干层并联,一层初级一层次级,单数是初级,双数是次级,一直到绕满,这样的匝电容是比较小的,这样的谐波也会就小的,就是这样的漏电感比较小了,匝电容比较小了,这样的谐振也会比较小了,谐振就是电容电感的谐振造成的,匝电容的电容,漏电感是电感,电容减小电感减小所以谐波也就想到了,就是这样的。我想这个问题可能是多输出引起的。
你的意思是:多层并联的初级(假设是一层能排下的话),夹住每一层次级?
是的,震荡波形首先就是电容电感的谐振引起的,如果不是太严重可以不理了,一层初一层次,一概并联,因为呢,一层初级正好一层绕下,这样做的就是非常平均了,没有两层不会产生头尾高电压的产生了,这样的匝电容是非常小的,而且,这样的漏电感也是非常小的,产生的结果就是电感小了,电容小了,谐振的震荡波形也减小了,可以减小损耗效率也提高了,就是 这样的。1,2,3,4,5,甚至可以再多的层,这个不是什么三明治而是多明治了,两个作用就是减小漏电感减小了匝电容了,所以,谐波会减小一些了,因为,如果谐波大的话,损耗是比较大的。还有,理论上有邻近效应一说 ,如果这样的话,线阻减小了,损耗也减小了吧,因为,只有一层不是好多层,损耗一定减小了,就是这样的。
按大师的说法做几种变压器的绕法对比一下看看波形,测试前先测试下变压器的匝间电容容量和漏感。我现在是没有时间精力绕几款变压器试试,我主要的是做大功率方面的,而不是反激电源,不过,我们一直从这里开始的,反激的辅助电源上用到,实践久了,自然还是有经验的,,所以,对于这个还是非常熟悉的。
震荡谐波是如何产生的,谐波一定是电感与电容发生了谐振,漏电感减小,匝电容减小,谐波一定减小了,这个是规律,还是非常有道理的,采用一层初一层次,初对出,次对次,一概本来确实可以大大的减小了漏电感了,而且,一层就是头尾端,这样的匝电容是非常小的,如果二层,头尾就是产生了高电压,这样的匝电容就大了,是不是这样的,还是非常有科学道理的。谐振一定与电感电容的谐振有关,减小就是谐波减小了。
大师说的有道理,功率越大的情况,这些寄生电路的影响越大,变压器的不同绕法差异非常大。 有个疑问,要是初级要2层才能绕完,这个怎么处理?回答是,不要那么教条吗,不要什么两层了,就是线细一些,正好可以一层绕下,在确定是多少的线径了,刚刚好,如果两层,头尾短的电压就高了,这样的匝电容就大了,只有一层,非常平均,匝与匝之间的电压也非常低了,那么,匝电容也小了,没有两层只有一层,这样的漏电感是非常小的,匝电容也小了,所以谐波也小了,就是这样的。这个谐波就是所说的震荡波形了。当然,如果增大RC的参数,谐波也会减小的,但是,这样产生的损耗也比较大了。
其实,谐波就是电感电容的谐振了,是乘积,如果一层初一层次,一个并联的漏电感效率,匝电容小了,那么,无疑谐波也小了,效率也大大提高了,因为,效率比较低是由于产生了环流了,没有做功的电流,损耗是比较大的,漏电感减小首先就是损耗减小了,谐波其实存在一定的损耗,减小谐波的变换效率也提高了,所以是一举两得呀,肯定的说漏电感小了的效率提高了,包括匝电容减小,谐波自然也减小了。
非常感谢,我试试~!大电流电感HDI板的应用及加工工艺 4月08日 第三届·无线通信技术研讨会 立即报名 12月04日 2015•第二届中国IoT大会 精彩回顾 10月30日ETF•智能硬件开发技术培训会 精彩回顾 10月23日ETF•第三届 消费
开关电源频率开关电源中开关管限流脚的电阻,对频率是否有影响?情况不够具体,有图吗?
在反激中,对于定频的IC,影响不是很
对于变频的IC,不同的Rcs,OCP点不同,额定载时的频率也不同
不过一
1U电源输出变压器 滤波电感 求解1,电源参数额定输出300W 5V&3.3V≤105W ,+5MAX 14A ,+3.3V MAX 17A ,+12V MAX 22ACM6805B 双晶FORWARD 100KHZ+12V肖特基S30D60C TO-3P ,+5V肖特基30L45 TO-220,+3.3V肖特基30L