三种IGBT驱动电路和保护方法详解
b、端口VL/Reset
这个端子是用来定义具有施密特性质的输入InA和InB的,使得输入在2/3VL时开通,在I/3 VL时作为关断信号。当PWM信号是TTL电平时, 该端子连接如图3-5所示,当输入InA和InB信号为15V的时候,该端子应该通过一个大约1K左右的电阻连接到++15V电源上,这样开启和关断电压 分别应该是lov和5V。另外,输入UL/Reset端还有另外的功能:如果其接地,则逻辑驱动接口单元l.DI001内的错误信息被清除。
c、门极输出端
门极输出Gx端子接电力半导体的门极,当SCALE驱动器用15V供电的时候,门极输出土15V.负的门极电压由驱动器内部产生。使用如图3-6 结构的电路可以实现开通和关断的速度的不一样,增加了用户使用的灵活性。
d、布局和布线
驱动器应该尽可能近的和功率半导体放在一起,这样从驱动器到电力晶体管的引线就会尽可能的短,一般来说驱动器的连线尽量不要长 过10厘米。同时一般要求到集电极和发射极的引线采用绞合线,还有可以在IGBT的门极和发射极之间连接一对齐纳稳压二极管(15~18V) 来保护IGBT不会被击穿。
驱动模块的模式选择端MOD外接+15V电源,输入引脚RC1和RC2接地,为直接工作模式。逻辑控制电平采用+15V,信号输入管脚InA、 InB连 接在一起接收来自单片机的脉冲信号,进行同步控制。2SD315A的SO1和SO2两只管脚外接三极管和光耦用来向单片机输出两输出通道的 工作状态,其输出端结构皆为集电极开路输出,可以通过外接上拉电阻以适用于各种电平逻辑。 在管脚SO1、SO2和电源之间以及VisoX 和LSX之间加发光二极管进行故障指示。正常情况下SO1和SO2输出皆为高电平,上电后D3和D4先亮,延时几秒后熄灭,同时D8和D15发亮。大电流电感
双向DC/DC与BUCK同步整流电路?下图是双向DC/DC的拓扑结构,也叫buck/boost,但是我看到buck同步整流的拓扑好像也是这个样子的,,,不知道正不正确?
跟同步BUCK结构上差不多。
L2 和 是什么用途?
基于FPGA+ARM的图像采集传输系统 图像处理技术的快速发展,使得图像采集处理系统在提高农业生产自动化程度中的应用越来越广泛。目前的图像采集系统有的基于CCD摄像机、图像采集卡和计算 机,有的基于CCD摄像机、解码器、FPGA和DS
谈谈嵌入式系统PCB设计中的阻抗匹配与0欧电阻 1、阻抗匹配阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。根据接入方式阻抗匹配有串行和并行两种方式;根据信号源频率阻抗匹配可分为低频和高频两种。